全网唯一标准王
ICS31.200 CCSL55 中华人民共和国国家标准 GB/T44775—2024 集成电路三维封装 芯片叠层工艺过程和评价要求 Integratedcircuit3Dpackaging—Requirementfordiestackprocessandevaluation 2024-10-26发布 2025-05-01实施 国家市场监督管理总局 国家标准化管理委员会发布目 次 前言 Ⅲ ………………………………………………………………………………………………………… 1 范围 1 ……………………………………………………………………………………………………… 2 规范性引用文件 1 ………………………………………………………………………………………… 3 术语和定义 1 ……………………………………………………………………………………………… 4 一般要求 1 ………………………………………………………………………………………………… 4.1 设备、仪器和工装夹具 1 ……………………………………………………………………………… 4.2 材料 2 ………………………………………………………………………………………………… 4.3 注意事项 2 …………………………………………………………………………………………… 5 详细要求 2 ………………………………………………………………………………………………… 5.1 环境 2 ………………………………………………………………………………………………… 5.2 典型工艺流程 3 ……………………………………………………………………………………… 5.3 工艺准备 4 …………………………………………………………………………………………… 5.4 待叠层芯片确认 5 …………………………………………………………………………………… 5.5 引线键合类芯片叠层工艺 5 ………………………………………………………………………… 5.6 倒装类芯片叠层工艺 7 ……………………………………………………………………………… 5.7 标识、转运、贮存 8 …………………………………………………………………………………… 5.8 记录 8 ………………………………………………………………………………………………… 6 评价要求 8 ………………………………………………………………………………………………… 6.1 引线键合类芯片叠层工艺的评价要求 8 …………………………………………………………… 6.2 倒装类芯片叠层工艺的评价要求 13 ………………………………………………………………… ⅠGB/T44775—2024 前 言 本文件按照GB/T1.1—2020《标准化工作导则 第1部分:标准化文件的结构和起草规则》的规定 起草。 请注意本文件的某些内容可能涉及专利。本文件的发布机构不承担识别专利的责任。 本文件由中华人民共和国工业和信息化部提出。 本文件由全国集成电路标准化技术委员会(SAC/TC599)归口。 本文件起草单位:中国电子科技集团公司第五十八研究所、神州龙芯智能科技有限公司。 本文件主要起草人:袁世伟、高娜燕、肖汉武、帅喆、黄海林、肖隆腾、何慧颖。 ⅢGB/T44775—2024 集成电路三维封装 芯片叠层工艺过程和评价要求 1 范围 本文件规定了集成电路三维封装中使用引线键合工艺及倒装工艺进行的芯片叠层工艺过程和评价 要求。 本文件适用于集成电路三维封装中使用引线键合及倒装工艺进行叠层的电路。 2 规范性引用文件 下列文件中的内容通过文中的规范性引用而构成本文件必不可少的条款。其中,注日期的引用文 件,仅该日期对应的版本适用于本文件;不注日期的引用文件,其最新版本(包括所有的修改单)适用于 本文件。 GB/T25915.1—2021 洁净室及相关受控环境 第1部分:控粒子浓度划分空气洁净度等级 GB/T35005—2018 集成电路倒装焊试验方法 3 术语和定义 下列术语和定义适用于本文件。 3.1 芯片堆叠 diestack 将包含两层或多层有源电子器件的芯片水平集成在一个电路里。 4 一般要求 4.1 设备、仪器和工装夹具 叠层工艺所需设备仪器应定期进行鉴定和校准。工装夹具应完好无损、洁净,规格尺寸应与工艺要 求相适应,常用设备仪器及工装夹具见表1所示。 表1 常用设备仪器及工装夹具 序号 名称 主要技术要求 用途 1 贴片机 装片精度:XY不超过20μm,旋转小于或等于0.5° 点胶、装片工艺 2 热压焊机 温度、压力范围可调 用于倒装芯片互连 3 固化炉 温度误差不超过10℃;30min时间误差不超过5s 胶材料固化 4 回流炉 温度可调 焊膏焊接及胶水固化 5 清洗机 清洗后芯片表面无助焊剂残留 清洗倒装芯片助焊剂 6 低倍显微镜 满足镜检使用要求 装片后外观检验 1GB/T44775—2024 表1 常用设备仪器及工装夹具(续) 序号 名称 主要技术要求 用途 7 高倍显微镜 满足镜检使用要求 芯片检验 8 X射线检测仪电压范围应足以使X射线穿透器件。焦距应适当, 使得主要尺寸为25.4μm的物体的图像比较清晰空洞检验,凸点偏移 检查 9 超声扫描检测仪 设备的试验频率应能足以穿透芯片粘接界面 空洞检验 10 粘接强度测试仪试验台应能提供7MPa乘以最大被测芯片面积的力, 其精度为±5%或0.5N(50gf)的力(取较小者)粘接层强度检验 11 剪切强度测试仪 准确度达到满刻度的±5%或0.5N(50gf)(取较小者) 粘接层强度检验 12 三坐标检测仪 精度±5μm 粘接层厚度检验 13 防静电芯片盒 防静电 芯片装载 14 托盘 防静电 外壳装载 15 镊子 防静电 原材料夹取 4.2 材料 芯片叠层工艺使用的材料应满足以下要求: a) 材料应是检验合格的产品; b) 材料应严格按照相关存储条件存放,并在有效期内使用。 4.3 注意事项 4.3.1 安全 芯片叠层工艺应注意以下安全事项: a) 设备仪器电源应可靠接地,定期对设备仪器的水、电、气系统进行安全检查; b) 工艺人员应按设备仪器操作规程所要求的操作顺序操作。 4.3.2 防静电 芯片叠层工艺过程的工作区的设施设备接地,物料放置在工作台时,应同时开启等离子风机,进行 静电防护。 5 详细要求 5.1 环境 芯片叠层工艺所需环境应满足以下要求: a) 环境温度:22℃±3℃; b) 相对湿度:55%±10%; c) 洁净度:环境洁净度至少应达到GB/T25915.1—2021中ISO6级规定。 2GB/T44775—2024

.pdf文档 GB-T 44775-2024 集成电路三维封装 芯片叠层工艺过程和评价要求

文档预览
中文文档 23 页 50 下载 1000 浏览 0 评论 309 收藏 3.0分
温馨提示:本文档共23页,可预览 3 页,如浏览全部内容或当前文档出现乱码,可开通会员下载原始文档
GB-T 44775-2024 集成电路三维封装 芯片叠层工艺过程和评价要求 第 1 页 GB-T 44775-2024 集成电路三维封装 芯片叠层工艺过程和评价要求 第 2 页 GB-T 44775-2024 集成电路三维封装 芯片叠层工艺过程和评价要求 第 3 页
下载文档到电脑,方便使用
本文档由 人生无常 于 2025-07-18 03:48:23上传分享
友情链接
站内资源均来自网友分享或网络收集整理,若无意中侵犯到您的权利,敬请联系我们微信(点击查看客服),我们将及时删除相关资源。